文章 ID: 000081312 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

配置期间,Stratix®的输入缓冲区与 Stratix® GX 配置双用途引脚(例如数据[7.0] 和 PPA 引脚(nWS、nRS、CS 和 nCS)的 Vih 和 Viv 级别是什么?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明 Stratix的输入缓冲区和 Stratix GX 配置双用途引脚的 Vih 和 Viv 级别取决于这些双用途引脚驻地 IO 组的 VCCIO。

例如,如果数据0 引脚的 IO 组的 VCCIO 是 3.3V,则数据0 输入缓冲区的相应 Vih 和 Viv 级别与 3.3V LVTTL 输入缓冲区类似。这同样适用于其他 VCCIO 值。假设数据0 引脚的 IO 组为 1.5V,则 DATA0 输入缓冲区具有相似的 Vih 和 Viv 级别,具有 1.5V LVTTL 输入缓冲区。

相关产品

本文适用于 1 产品

Stratix® FPGAs

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。