关键问题
Quartus® II 软件编译 VIP CVO 内核的故障 由于未执行的变量。
受影响的配置仅在视频的情况下 使用时,启用相同的时钟 选项。
设计影响Error (10207): Verilog HDL error at alt_vipitc111_IS2Vid.v(934):
can’t resolve reference to object “rst_vid_clk_reg
”
.
客户无法在 Quartus II 中成功编译内核
软件。
- 打开源文件, alt_vipitc111_IS2Vid.v 文件。
您可以在下面找到此文件
QUARTUS_ROOTDIR/../ip/altera/clocked_video_ip/src_hdl
。 - 打开文件,然后转到第 934 行,或包含的行
以下 "
.aclr(rst_vid_clk_reg)
SDI 配置。 - 删除以下内容来编辑此行
_reg
" , 行称为 "/aclr(rst_vid_clk
)" - 运行和编译
此问题将在未来的 VIP 版本中解决 MegaCore 功能。