文章 ID: 000080894 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

由于无生态变量,VIP 时钟视频输出 (CVO) 内核的 Quartus II 编译故障

环境

    英特尔® Quartus® II 订阅版
BUILT IN - ARTICLE INTRO SECOND COMPONENT

关键问题

说明

Quartus® II 软件编译 VIP CVO 内核的故障 由于未执行的变量。

受影响的配置仅在视频的情况下 使用时,启用相同的时钟 选项。

设计影响

Error (10207): Verilog HDL error at alt_vipitc111_IS2Vid.v(934): can’t resolve reference to object “rst_vid_clk_reg. 客户无法在 Quartus II 中成功编译内核 软件。

解决方法
  1. 打开源文件, alt_vipitc111_IS2Vid.v 文件。 您可以在下面找到此文件 QUARTUS_ROOTDIR/../ip/altera/clocked_video_ip/src_hdl
  2. 打开文件,然后转到第 934 行,或包含的行 以下 " .aclr(rst_vid_clk_reg) SDI 配置。
  3. 删除以下内容来编辑此行 _reg " , 行称为 " /aclr(rst_vid_clk )"
  4. 运行和编译

此问题将在未来的 VIP 版本中解决 MegaCore 功能。

相关产品

本文适用于 1 产品

英特尔® 可编程设备

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。