文章 ID: 000080344 内容类型: 故障排除 上次审核日期: 2020 年 11 月 02 日

为什么 Quartus® Prime Pin Planner 会产生超出 2D 阵列维度的额外信号?

环境

    英特尔® Quartus® Prime Pro Edition
    英特尔® Quartus® Prime 标准版
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

在 Quartus® Prime 软件中,您可能会看到 Pin Planner 产生的额外信号超出了 SystemVerilog 文件中声明的 2D 阵列维度。

例如

.sv 文件中: 输入 [2:0][1:0] Pin_A,

Pin Planner:

解决方法

组引脚 Pin_A[0]、Pin_A[1] 和 Pin_A[2] 可以放心地忽略。

相关产品

本文适用于 1 产品

英特尔® 可编程设备

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。