在 Quartus® Prime 软件中,您可能会看到 Pin Planner 产生的额外信号超出了 SystemVerilog 文件中声明的 2D 阵列维度。
例如
在 .sv 文件中: 输入 [2:0][1:0] Pin_A,
Pin Planner:
组引脚 Pin_A[0]、Pin_A[1] 和 Pin_A[2] 可以放心地忽略。
在 Quartus® Prime 软件中,您可能会看到 Pin Planner 产生的额外信号超出了 SystemVerilog 文件中声明的 2D 阵列维度。
例如
在 .sv 文件中: 输入 [2:0][1:0] Pin_A,
Pin Planner:
组引脚 Pin_A[0]、Pin_A[1] 和 Pin_A[2] 可以放心地忽略。
1
在此网站发表的所有帖子以及对网站内容的使用均受 Intel.com 使用条款的约束。
本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。