文章 ID: 000080169 内容类型: 错误讯息 上次审核日期: 2013 年 10 月 22 日

错误:操作数 0 必须是 FPSCR --'vmsr fpexc, r0'

环境

    英特尔® Quartus® II 订阅版
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

由于 SoC 嵌入式设计套件中存在一个问题,当 .s 汇编代码中使用 vmsr fpexc, r0 时, 可能会在编译 ARM DS-5 Altera 版的过程中看到此错误。

解决方法

要解决此问题,请从 www.Mentor.com 下载最新的 Mentor Sourcery CodeBench Lite 软件包,并在 <Quartus II 安装>/embedded/host_tools/mentor/gnu/arm/baremetal 中更新 gcc 编译器。

从 SoC 嵌入式设计套件版本 15.1 开始修复该问题。

相关产品

本文适用于 5 产品

Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。