文章 ID: 000080079 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

为什么Arria 10 DDR4 模式寄存器 4 (MR4) 写入/读取前同步器位设置不正确?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明 Quartus® II 软件版本 13.1 Arria 10 版本中存在一个已知问题,其中 DDR4 MR4 写入/读取前导号位设置错误。
    解决方法 Quartus® II 软件版本 14.0 Arria 10 版解决了该问题。

    相关产品

    本文适用于 3 产品

    英特尔® Arria® 10 GX FPGA
    英特尔® Arria® 10 GT FPGA
    英特尔® Arria® 10 SX SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。