文章 ID: 000079743 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

使用 Quartus II 软件版本 9.0 的模拟模型模拟 DPA 校准功能是否有问题?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

是的,Quartus® II 软件版本 9.0 中的 Stratix® III 和 Stratix IV 设备的模拟模型中存在 DPA 校准功能和所有后续服务包的问题。

您会发现在 RTL 模拟中,dpa_pll_cal_busy信号会持续保持高位,而dpa_locked信号会持续保持在较低水平。

正确的行为是,dpa_pll_cal_busy在校准期间表现高,且锁入 dpa 时较低。这适用于门级模拟。

此问题将在 Quartus II 软件的未来版本中解决。

相关产品

本文适用于 4 产品

Stratix® III FPGA
Stratix® IV GX FPGA
Stratix® IV E FPGA
Stratix® FPGAs

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。