文章 ID: 000079705 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

在 Quartus II 软件版本 10.0SP1 或更早创建全速率 QDRII/II SRAM 和基于 RLDRAM II UniPHY 的控制器设计上,是否有任何已知问题可能导致校准故障?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

是的。所有全速率 QDRII/II SRAM 和基于 RLDRAM II UniPHY 的设计均在 Quartus 中创建® II 软件版本 10.0SP1 并且在硬件中早期可能会遇到间歇性校准故障。多次重新校准/重置可能会观察一次校准故障。校准故障是由于从定序器(AFI 时钟域)到读数据路径(读取捕获时钟域)的不可靠异步读 FIFO 重置信号传输造成的。

在全速率设计中,需要以定序器运行两个时钟周期的读 FIFO 重置信号要保证在读取数据路径中正确捕获重置信号。但是,只在定序器中对一个时钟周期表明 Read FIFO 复位信号。此外,时钟交叉路径中存在组合逻辑,并导致重置信号传输不够强大。这导致在校准期间未正确清理读 FIFO。

此问题的解决方法是在 Quartus® II 软件 10.0SP1 中安装下面的 Quartus II 软件补丁,并重新生成 IP。此问题将在 Quartus II 软件的未来发行版中解决。

从以下链接下载合适的 Quartus® II 软件版本 10.0SP1 补丁 1.150:

相关产品

本文适用于 4 产品

Stratix® IV GT FPGA
Stratix® IV E FPGA
Stratix® IV GX FPGA
Stratix® III FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。