文章 ID: 000079680 内容类型: 故障排除 上次审核日期: 2014 年 07 月 01 日

为什么《低延迟以太网 10G MAC 用户指南》中Arria®tx_path_delay_10g_data和 Stratix®tx_path_delay_1g_data V 设备的数据宽度为 16/22?

环境

  • 英特尔® Quartus® II 订阅版
  • 低延迟以太网 10G MAC 英特尔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 《Altera®低延迟以太网 10G MAC 用户指南》(PDF) 中的表 5-16:IEEE 1588v2 出口传输信号“中的错误, tx_path_delay_10g_data 和 tx_path_delay_1g_data 信号描述是指 Arria® V 和 Stratix® V 设备的数据宽度为 16/22。

    tx_path_delay_10g_data tx_path_delay_1g_data信号 信号应指 15/21 的数据宽度。

    解决方法

    此问题已在新版本的低延迟以太网 10G MAC 用户指南 (PDF) 中修复。

    相关产品

    本文适用于 7 产品

    Arria® V GZ FPGA
    Arria® V GT FPGA
    Arria® V GX FPGA
    Arria® V ST SoC FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V GS FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。