关键问题
此问题通过在某些情况下使用 DQS 跟踪来影响接口 Arria 10 个设备。
在 ES 级 Arria 10 设备上,DQS 跟踪在 速度低于 667 MHz。
对于 RLDRAM 3 接口,需要对 DQS 跟踪进行校准 DQS 捕获信号到 QK 时钟的正确相位。在 速度低于 667 MHz,目前仅可校准 以正确的时钟周期。
此问题的变通办法是以频率操作 高于 667 MHz。
此问题将在将来的版本中修复。
关键问题
此问题通过在某些情况下使用 DQS 跟踪来影响接口 Arria 10 个设备。
在 ES 级 Arria 10 设备上,DQS 跟踪在 速度低于 667 MHz。
对于 RLDRAM 3 接口,需要对 DQS 跟踪进行校准 DQS 捕获信号到 QK 时钟的正确相位。在 速度低于 667 MHz,目前仅可校准 以正确的时钟周期。
此问题的变通办法是以频率操作 高于 667 MHz。
此问题将在将来的版本中修复。
1
在此网站发表的所有帖子以及对网站内容的使用均受 Intel.com 使用条款的约束。
本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。