文章 ID: 000079206 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么不能在我的Cyclone V SoC U19 封装(484 针数)中将 USB0 映射到 HPS IO?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 U19 封装中可用的 HPS IO 引脚限制(484 针数),HPS USB0 无法路由到 HPS IO Pin Mux。如果用户尝试将 USB0 路由至 HPS IO Mux,则 Qsys 会提示"外围 USB0 有非法模式设置"的错误。USB1 不受此限制的影响。

    解决方法 在 Quartus® II 软件版本® 14.0 及更高版本中,如果设备分配包含一个带有 U19 封装的Cyclone V SoC 设备,则 Qsys 将在下拉选项中显示 USB0 为"未使用"。USB1 不受影响,可以路由至 HPS Pin Mux。如果用户需要两个 USB 控制器,他们将需要在其设备分配中使用更大的软件包。

    相关产品

    本文适用于 2 产品

    Cyclone® V FPGA 和 SoC FPGA
    Cyclone® V SE SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。