文章 ID: 000079098 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

Arria 10 EMIF 中 DDR3 LRDIMM 和 LPDDR3 的不正确引脚映射

环境

    英特尔® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

关键问题

说明

此问题影响 DDR3 LRDIMM 和 LPDDR3 接口 Arria 10 个设备。

DDR3 LRDIMM

对于采用 DDR3 的 DDR3 LRDIMM 接口 方案 5:LRDIMM 地址/命令引脚映射方案, IP 错误地将引脚分配到 I/O 组内的引脚索引 如下:

Pin Index PAR_0 47 ALERT_N_0 46 CK_N_1 11 CK_1 10

上面的引脚到引脚索引分配不正确。正确的分配如下:

Pin Index PAR_0 11 ALERT_N_0 10 CK_N_1 47 CK_1 46

LPDDR3

对于采用 LPDDR3 方案的 LPDDR3 接口 1 个地址/命令引脚映射方案,IP 错误 将引脚分配到 I/O 组内的引脚,如下所示:

Pin Index CK_N_3 34 CK_3 33 CK_N_2 32 CK_2 31

上面的引脚到引脚索引分配不正确。正确 分配如下:

Pin Index CK_N_3 35 CK_3 34 CK_N_2 33 CK_2 32
解决方法

此问题的变通方法是应用正确的引脚 作业。

此问题在版本 15.1 中修复。

相关产品

本文适用于 1 产品

英特尔® 可编程设备

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。