文章 ID: 000079088 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

Cyclone IV 设备中的 40 MHz DCLK 的典型值是什么?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明 对于 Cyclone® IV 设备,40 MHz DCLK 的典型值为 33MHz。此典型的 DCLK 频率对活动串行 (AS) 和主动并行 (AP) 模式相同。
解决方法 这将被添加到 表 1-29 未来版本的 Cyclone IV 设备手册。

相关产品

本文适用于 2 产品

Cyclone® IV E FPGA
Cyclone® IV GX FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。