文章 ID: 000078928 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

与早期版本相比,Quartus® II 软件版本 13.0 中 Qsys 生成的逻辑为什么会降低时序性能?

环境

    英特尔® Quartus® II 订阅版
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

由于 Quartus® II 软件版本 13.0 出现问题,当 Qsys 系统迁移到较新的版本时,如果系统在生成的合成 HDL 文件中有宽度适配器,则有可能降低时序。这种性能下降是由于宽度适配器互连 IP 逻辑中的一个问题导致。

解决方法

为了避免此问题,请在问题解决的地方升级到 Quartus® II 软件版本 13.0 SP1。重新打开 Qsys 系统,升级互连 IP,并重新生成合成 HDL。

相关产品

本文适用于 1 产品

英特尔® 可编程设备

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。