文章 ID: 000078606 内容类型: 错误讯息 上次审核日期: 2015 年 01 月 12 日

错误 (10228):lvds_rx_lvds_rx.v(49) 处的 Verilog HDL 错误:无法多次声明模块“lvds_rx_accum”

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在 Quartus® II 软件 13.1 版及更高版本中实施具有外部 Altera_PLL 和动态相位对齐 (DPA) 且在 Arria® V 器件中启用两个以上通道的 ALTLVDS_RX IP 时,您可能会看到此错误。

    解决方法

    要解决此问题,首先要完成使用外部 PLL 模式实施ALTLVDS_RX和ALTLVDS_TX的步骤,如相关解决方案中所述。

    然后,在 Quartus II 软件中运行分析和合成后,将 lvds_rx_lvds_rx 模块从文件 db/lvds_rx_lvds_rx.v 的内容复制到 lvds_rx.v 文件中。
    这会将模块lvds_rx_lvds_rx添加到 lvds_rx.v 文件中。

    确保所有出现的 rx_dpaclock 都是 8 位,并且所有 rx_dpaclock 连接正确。

    例如
    .dpaclkin(rx_dpaclock),
    而不是:
    .dpaclkin({8{rx_dpaclock}}),

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。