在 Quartus® II 软件 13.1 版及更高版本中实施具有外部 Altera_PLL 和动态相位对齐 (DPA) 且在 Arria® V 器件中启用两个以上通道的 ALTLVDS_RX IP 时,您可能会看到此错误。
要解决此问题,首先要完成使用外部 PLL 模式实施ALTLVDS_RX和ALTLVDS_TX的步骤,如相关解决方案中所述。
然后,在 Quartus II 软件中运行分析和合成后,将 lvds_rx_lvds_rx 模块从文件 db/lvds_rx_lvds_rx.v 的内容复制到 lvds_rx.v 文件中。
这会将模块lvds_rx_lvds_rx添加到 lvds_rx.v 文件中。
确保所有出现的 rx_dpaclock 都是 8 位,并且所有 rx_dpaclock 连接正确。
例如
.dpaclkin(rx_dpaclock),
而不是:
.dpaclkin({8{rx_dpaclock}}),