关键警告 (18234):ATX PLL:xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst和:xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst相隔 0 个 ATX PLL。对于 ATX PLL VCO 频率在 7.2 GHz 到 11.4 GHz 之间,当两个 ATX PLL 以相同的 VCO 频率(在 100 MHz 内)运行时,必须将 6 个 ATX PLL 分开。
如果英特尔® Arria® 10 设计包含两个或多个以相同 VCO 频率运行的 ATX PLL 实例(在 100 Mhz 以内),则您可能会遇到上述关键警告。
为解决此问题,可以手动将 ATX PLL 实例以相同的 VCO 频率(在 100MHz 内)运行,以便履行关键警告消息中指定的最小间隔。
以下是 QSF 限制示例。
set_location_assignment HSSIPMALCPLL_1DB到":xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst"
您可以从英特尔® Quartus® Prime Software Chip Planner 中找到 ATX PLL 坐标。