文章 ID: 000078206 内容类型: 产品信息和文件 上次审核日期: 2021 年 08 月 27 日

我们如何确保Stratix IV GX/GT 和Arria II GX 设备符合 PCI Express L0s 到 L0 的过渡时间限制?

环境

  • PCI Express
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    PCI Express 协议系统需要支持 PCI Express Gen2 和 PCI Express Gen1 在 2u 内的 L0s 到 L0 状态变更。Stratix® IV GX/GT 和 Arria® II GX 设备符合此时间:VTX-CM-DC-ACTIVEIDLE-DELTA参数小于 25 mV。 如果 VTX-CM-DC-ACTIVEIDLE-DELTA参数在 25 mV 到 60 mV 之间,Altera为 Quartus®® II 软件版本 9.0 SP2 提供补丁。 联系Altera 我的支持 以获得补丁。

    相关产品

    本文适用于 1 产品

    Arria® II GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。