文章 ID: 000078074 内容类型: 产品信息和文件 上次审核日期: 2021 年 08 月 27 日

如何为 Arria 10 或 MAX 10 个 JTAG 引脚生成 IBIS 模型?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

您可以在 Quartus® Prime 软件版本 15.0 或更高版本中为 Arria® 10 设备或MAX® 10 个设备 JTAG 引脚生成 IBIS 模型。

解决方法

要直接从 Quartus Prime 软件生成 Arria 10 个设备或MAX 10 个设备 JTAG 引脚的 IBIS 模型,执行以下操作:
1. 确保正确启用 EDA 工具设置以生成 IBIS 文件
EDA 工具>设置>主板级>级信号完整性分析格式:IBIS

2. 在设计中包含 JTAG IP(例如Altera软核 JTAG I/O IP)。

3. 运行编译,您将在以下目录中看到 IBIS 文件:

/主板/ibis/。

此文件将包含 JTAG 引脚的模型。

相关产品

本文适用于 4 产品

英特尔® Arria® 10 GT FPGA
英特尔® Arria® 10 GX FPGA
英特尔® Arria® 10 SX SoC FPGA
英特尔® MAX® 10 FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。