文章 ID: 000077956 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么ALTLVDS_TX兆功能不支持我的超频除频因子?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

Quartus® II 软件版本 9.0 中的ALTLVDS_TX宏功能出现了问题。

ALTLVDS_TX MegaWi incorrectd™ 插件会错误地不支持在 tx_outclock 端口上使用超频除法 (B) 设置,从而为Stratix® III 或Stratix IV C2 速度等级设备提供 717 至 800 MHz 的输出时钟频率。

要解决此问题,请按照以下步骤操作:

  1. 打开命令提示符
  2. 导航到包含向导生成的包装器文件的目录
  3. 使用相关的 B 因数和文件名键入以下命令:

    qmegawiz -silent OUTCLOCK_DIVIDE_BY=

或者,手动编辑向导生成的包装器文件,将outclock_divide_by参数更改为所需的 B 因素。

Quartus® II 软件 9.1 版解决了此问题。

相关产品

本文适用于 2 产品

Stratix® III FPGA
Stratix® IV FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。