文章 ID: 000077885 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么在为Stratix V、Arria V 或 Cyclone V 设备编译 Quartus® II 软件中的 PCI Express 设计时,我会收到以下错误消息?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明 Error (11128):无法路由以下信号::top|< 变体>_plus:ep_plus|:epmap|altpcie_cv_hip_ast_hwtcl:pcie_core_hardip_epx4_inst|altpcie_av_hip_ast_hwtcl:altpcie_av_hip_ast_hwtcl|altpcie_av_hip_128bit_atom:altpcie_av_hip_128bit_atom|av_xcvr_pipe_native_hip:g_pcie_xcvr.av_xcvr_pipe_native_hip|av_xcvr_native:inst_av_xcvr_native|av_pcs:inst_av_pcs|av_pcs_ch:ch[3].inst_av_pcs_ch|av_hssi_rx_pld_pcs_interface_rbc:inst_av_hssi_rx_pld_pcs_interface|blockselect。设备不包含进行此连接所需的路由资源。
    解决方法 此错误是由于 PCI Express 硬核 IP 上的专用pin_perstn未正确连接。
    在 PCI Express 硬核 IP 中,输入引脚"pin_perstn"必须直接由 I/O 引脚驱动,不能由用户逻辑驱动。
    要修复该错误,将 pin_perstn 连接到 FPGA 引脚 nPERST。

    相关产品

    本文适用于 3 产品

    Stratix® V GX FPGA
    Cyclone® V GX FPGA
    Arria® V GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。