文章 ID: 000077856 内容类型: 故障排除 上次审核日期: 2014 年 12 月 04 日

如何为 Arria® V 或 Cyclone® V 设计生成通过协议配置 (CvP) 编程文件?

环境

  • 英特尔® Quartus® II 订阅版
  • 适用于 PCI Express* 英特尔® FPGA IP 的 Arria® V 硬核 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    要使用 Quartus® II 软件版本 13.1 及更早版本为 Arria® V 或 Cyclone® V CvP 设计生成 CvP 编程文件,请按照以下变通方法/修复步骤操作:

    解决方法

    确保您有支持 CvP 固定芯片修订的设备。

    为此,请参阅《设备勘误表》中的“通过协议配置”部分,以获取所需的芯片代码。

    解决方法要求执行以下步骤:

    a) 添加/创建以下内容。 Quartus® 项目目录 ( <Working_Directory>/ ) 中 quartus.ini 文件中的 INI 变量,用于启用 CvP 编程文件生成

    PGMIO_ENABLE_CVP=开启
    PGMIO_ENABLE_AUTONOMOUS_HIP_MODE=开启

    PGMIO_CREATE_CVP_FILES=开启

    PGMIO_DISABLE_AV_CV_AUTONOMOUS=关
    ASM_FORCE_ENABLE_AUTONOMOUS_PCIE_HIP=开启

    b) 如果您想要使用以下引脚功能,可以选择添加以下 QSF 设置:

    • 启用 CvP CONFDONE 引脚

    set_global_assignment名称ENABLE_CVP_CONFDONE开启

    • 设置 CvP CONFDONE 引脚类型

    set_global_assignment名称 CVP_CONFDONE_OPEN_DRAIN 开启

    相关产品

    本文适用于 6 产品

    Cyclone® V FPGA 和 SoC FPGA
    Arria® V GX FPGA
    Arria® V FPGA 和 SoC FPGA
    Arria® V GT FPGA
    Cyclone® V GX FPGA
    Cyclone® V GT FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。