文章 ID: 000077565 内容类型: 错误讯息 上次审核日期: 2021 年 08 月 27 日

内部错误:子系统:FSV,文件:/quartus/fitter/fsv/fsv_module_lvds_cv.cpp,行:2420

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 Quartus® II 软件版本 12.0 出现问题,如果您的设计实现了与 tx_outclock 驱动内核逻辑的信号ALTLVDS_TX宏功能,则您可能会看到此内部错误。针对 Arria® V 或 Cyclone® V 设备的设计会发生此内部错误。

    解决方法

    使用 tx_outclock 信号驱动内核逻辑不受支持。

    Quartus® II 软件从版本 12.1 开始,提供了一条错误消息,描述了该问题,而不是产生了内部错误。

    相关产品

    本文适用于 5 产品

    Cyclone® V GX FPGA
    Cyclone® V GT FPGA
    Cyclone® V E FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。