文章 ID: 000077434 内容类型: 产品信息和文件 上次审核日期: 2020 年 04 月 22 日

如何在 Platform Designer 中使用英特尔® Arria® 10 和 英特尔® Stratix® 10 L-Tile/H-Tile 设备时合并单工收发器 PHY?

环境

    英特尔® Quartus® Prime Pro Edition
    JESD
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

您可以在 Platform Designer 中使用英特尔® Arria® 10 和 英特尔® Stratix® 10 L-Tile/H-Tile 设备时,将英特尔单工收发器 PHY 与线级表达方式进行合并。

当合并英特尔 Arria 10 和英特尔 Stratix 10 L-Tile/H-Tile 设备单双工物理通道时, 必须遵循一英特尔® Quartus® Prime 软件收发器 Fitter 规则: reconfig_addressreconfig_datareconfig_write以及 reconfig_read 单工 TX 和 RX 收发器 PHYs Avalon® 内存映射接口的信号必须很常见。

完整的收发器合并规则列在以下用户指南中:

英特尔 Arria 10 和 英特尔 Stratix 10 L-Tile/H-Tile 设备单工 TX 和 RX 收发器 PHYS 共享一个通用地址空间。如果 simplex 和 RX PHY 共享相同的地址空间,英特尔 Quartus Prime Software Platform Designer 将生成一条地址空间重叠错误消息。纠正 Platform Designer 中的这一地址空间重叠,可使其插入收发器 TX 和 RX PHY Avalon内存映射接口之间的逻辑,这违反了通用Avalon内存映射总线英特尔 Quartus Prime 软件收发器 Fitter 规则要求。该设计将无法英特尔 Quartus Prime 软件中。

解决方法

您可以在英特尔 Platform Designer 中使用 Wire-Level Expressions,允许收发器 TX 和 RX PHY 共享相同的地址空间。

下面的示例展示了如何使用英特尔 Quartus Prime 软件平台设计器(名为“TX”)的发射器和名为“RX”的接收器 PHY(两者都连接到单个Avalon内存映射接口管道桥)内使用线级表达式。

TX.reconfig_address = mm_bridge_0.m0_address
TX.reconfig_read =mm_bridge_0.m0_read
TX.reconfig_write = mm_bridge_0.m0_write
TX.reconfig_writedata = mm_bridge_0.m0_writedata
RX.reconfig_address = mm_bridge_0.m0_address
RX.reconfig_read = mm_bridge_0.m0_read
RX.reconfig_write = mm_bridge_0.m0_write
RX.reconfig_writedata = mm_bridge_0.m0_writedata

相关产品

本文适用于 2 产品

英特尔® Arria® 10 FPGA 和 SoC FPGA
英特尔® Stratix® 10 FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。