文章 ID: 000077020 内容类型: 故障排除 上次审核日期: 2021 年 03 月 10 日

为什么主机系统会在未发生 LCRC 错误的情况下接收损坏的数据,或在 英特尔® Stratix® 10 L-Tile 和 H-Tile 设备中使用 英特尔® Stratix® 10 硬 IP 支持 PCI Express* 的 PCIe* Gen 3 x16 链路上的完成超时错误?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 适用于 PCI Express* 的 Avalon-MM 英特尔® Stratix® 10 硬核 IP
  • 适用于 PCI Express* 的 Avalon-ST 英特尔® Stratix® 10 硬核 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    面向 PCIe* Gen 3 x16 变体的英特尔® Stratix® 10 硬核 IP 的 Tx FIFO 几乎是完整的阈值参数是巨大的。您可能会看到已损坏的数据,而没有 LCRC 错误或完成时断错误,而不会导致链路恢复的发生。

    PCIe* Gen 3 x8 和 Gen 3 x4 等其他 IP 版本不受影响。

    有一个相关的 KDB。

    为什么系统报告 PCIe* 完成超时错误?该链接在 英特尔® Stratix® 10 L 和 H-Tile 设备中使用 PCI Express 英特尔® Stratix® 10 硬 IP?

     

     

    解决方法

    此问题从英特尔® Quartus® Prime Pro Edition 软件版本 20.4 开始修复。

    要解决此问题,您应重新生成面向 PCIe* Gen 3 x16 变体的英特尔® Stratix® 10 硬 IP,并重新编译设计与英特尔® Quartus® Prime Pro Edition 软件版本 20.4 或更高版本,以合并修复程序。

    相关产品

    本文适用于 5 产品

    英特尔® Stratix® 10 GX FPGA
    英特尔® Stratix® 10 MX FPGA
    英特尔® Stratix® 10 TX FPGA
    英特尔® Stratix® 10 SX SoC FPGA
    英特尔® Stratix® 10 NX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。