文章 ID: 000076851 内容类型: 故障排除 上次审核日期: 2017 年 01 月 21 日

Arria 10 FPGA DDR4 IP 中是否存在已知tCCD_S行为问题?

环境

    英特尔® Quartus® Prime Pro Edition
    外部内存接口英特尔® Arria® 10 FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

使用Arria® 10 四分之一速率 DDR4 控制器时,您可能会发现CAS_n对CAS_n的命令延迟到不同的银行组不符合Arria 10 DDR4 参数编辑器中tCCD_S参数设置。例如,您可以在 Parameter Editor 中将tCCD_S设置为 4,但在模拟波形和硬件中观察 8 个周期。这会导致连续读写交易之间的差距,并降低接口的效率。这种额外的延迟是由于控制器达到了一次性打开的页面的最大数量。

解决方法

通过勾选Arria 10 DDR4 参数编辑器 中控制器选项卡中的框启用“自动预充电控制”,这允许您手动关闭不再需要的页面。切换此信号可对存储体进行预充电,并释放控制器的空间以接受新的命令。

相关产品

本文适用于 1 产品

英特尔® Arria® 10 FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。