使用Arria® 10 四分之一速率 DDR4 控制器时,您可能会发现CAS_n对CAS_n的命令延迟到不同的银行组不符合Arria 10 DDR4 参数编辑器中tCCD_S参数设置。例如,您可以在 Parameter Editor 中将tCCD_S设置为 4,但在模拟波形和硬件中观察 8 个周期。这会导致连续读写交易之间的差距,并降低接口的效率。这种额外的延迟是由于控制器达到了一次性打开的页面的最大数量。
通过勾选Arria 10 DDR4 参数编辑器 中控制器选项卡中的框启用“自动预充电控制”,这允许您手动关闭不再需要的页面。切换此信号可对存储体进行预充电,并释放控制器的空间以接受新的命令。