关键问题
此问题影响 LPDDR2 产品。
LPDDR2 设计,面向 Cyclone V 设备,频率为 300 MHz 或 333 MHz 由于硬核内存控制器位设置, 硬件中将失败 SRAM 对象文件 (.sof) 中不匹配。
解决此问题的变通办法是运行带有 LPDDR2 设计的解决方法 Cyclone V 设备上的硬内存控制器,频率为 200 MHz 或 267 MHz 而不是 300 MHz 或 333 MHz。如果您使用的是 LPDDR2-S4 内存设备,将 tCCD 值从 1 更改为 2。
此问题在版本 12.1 SP1 DP1 中修复。