文章 ID: 000076304 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

Cyclone V 设备上的 LPDDR2 硬核存储控制器在 300MHz 和 333MHz 下的硬件故障

环境

    英特尔® Quartus® II 订阅版
BUILT IN - ARTICLE INTRO SECOND COMPONENT

关键问题

说明

此问题影响 LPDDR2 产品。

LPDDR2 设计,面向 Cyclone V 设备,频率为 300 MHz 或 333 MHz 由于硬核内存控制器位设置, 硬件中将失败 SRAM 对象文件 (.sof) 中不匹配。

解决方法

解决此问题的变通办法是运行带有 LPDDR2 设计的解决方法 Cyclone V 设备上的硬内存控制器,频率为 200 MHz 或 267 MHz 而不是 300 MHz 或 333 MHz。如果您使用的是 LPDDR2-S4 内存设备,将 tCCD 值从 1 更改为 2。

此问题在版本 12.1 SP1 DP1 中修复。

相关产品

本文适用于 1 产品

Cyclone® V FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。