文章 ID: 000076039 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么不能使用收发器恢复时钟在Altera收发器设备上馈送发射器 PLL 参考时钟?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

Quartus® II 软件将阻止您将恢复时钟从接收器连接到发射器 PLL 的参考时钟输入。

恢复时钟是从嵌入在接收数据流中的时钟中提取的。当数据流在通道上传播时,恢复时钟将具有未定义的抖动特性,如果馈送至发射器 PLL 的参考时钟,可能会导致传输抖动超过给定协议的传输抖动规范。

实施恢复时钟同步架构的建议方法是为恢复时钟在FPGA之外路由,然后通过抖动清洁器传导时钟,然后再通过专用收发器参考时钟引脚之一重新布线到FPGA。

相关产品

本文适用于 10 产品

Stratix® II GX FPGA
Stratix® IV GX FPGA
Stratix® IV GT FPGA
Arria® II GX FPGA
Arria® II GZ FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Arria® V GX FPGA
Arria® V GT FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。