文章 ID: 000076029 内容类型: 错误讯息 上次审核日期: 2021 年 08 月 28 日

错误 (11802):设备设计不合适。

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在采用 Quartus II 软件版本 13.1 的Cyclone® V A5 设备中编译 16 位 DDR3 硬核内存控制器设计时,您可能会遇到以下 fitter 错误:

    错误 (11802):设备设计无法

    信息 (169186):以下引脚组具有相同的动态片上终端控制

    Info (169185):以下引脚具有相同的动态片上终端控制|altdq_dqs2_acv_connect_to_hard_phy_cyclonev:altdq_dqs2_inst|delayed_oct
    信息 (169066):双向引脚mem_dq类型使用 SSTL-15 I/O 类标准

    解决方法

    如果您需要针对 Quartus II 软件版本 13.1 的补丁,请联系Altera mySupport。

    此问题将在 Quartus® II 软件的未来版本中解决。

    相关产品

    本文适用于 6 产品

    Cyclone® V GX FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V E FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。