文章 ID: 000075833 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

针对 Arria V 或 Cyclone V 设备的 DDR2 和 DDR3 硬核内存接口 ODT 信号无法正常运行

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    此问题会影响 DDR2 和 DDR3 产品。

    针对 DDR2 和 DDR3 接口,针对 Arria V 或 Cyclone V 设备,来自硬内存控制器的 ODT 信号可能不 正确操作。

    解决方法

    此问题没有变通办法。

    此问题在版本 13.0 和更高版本中得到解决。

    相关产品

    本文适用于 2 产品

    Cyclone® V FPGA 和 SoC FPGA
    Arria® V FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。