文章 ID: 000075740 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

针对 Arria II GZ、Stratix IV 或 Stratix V 设备故障恢复时间的 CPRI IP 内核

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    针对 Arria II GZ、Stratix IV 或 Stratix 的 CPRI IP 内核 V 设备故障恢复时序。具体来说, rx_digitalreset_cpri_clk_sync2 来自全球的路径 内部信号的重置 local_reset 信号违反 IP 内核时序要求。

    解决方法

    要解决此问题,请在 Quartus II 设置文件中处理 (.qsf), 添加以下分配以进行演示 全球重置信号:

    set_instance_assignment -name GLOBAL_SIGNAL OFF -to *rx_digitalreset_cpri_clk_sync2

    此问题将在 CPRI MegaCore 的未来版本中修复 功能。

    相关产品

    本文适用于 3 产品

    Stratix® IV FPGA
    Stratix® V FPGA
    Arria® II FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。