文章 ID: 000075623 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

Cadence* Xcelium* 仿真脚本是在为 英特尔® Arria® 10 设备生成 50G Interlaken 英特尔® FPGA IP示例设计时创建的吗?

环境

    英特尔® FPGA IP 50G Interlaken IP-ILKN/50G
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

不能,针对 英特尔® Arria®面向 10 设备的 50G Interlaken 英特尔® FPGA IP示例设计,不会生成 Cadence* Xcelium* 仿真脚本。生成脚本来模拟针对英特尔 Arria 10 设备时,在 Modelsim*、NCSim* 和 VCS* 中模拟 50G Interlaken 英特尔® FPGA示例设计测试台。

相关产品

本文适用于 1 产品

英特尔® Arria® 10 FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。