由于英特尔® Quartus® Prime 专业版软件版本 21.1 和 21.2 出现问题,在 fitter 阶段使用 HCSL I/O 标准为 PCI Express R-Tile Avalon®流英特尔® FPGA IP的参考时钟输入引脚时,在 fitter 阶段观察到以下错误消息:
Error (12341):输入引脚有 HCSL I/O 标准,但选定的设备不支持采用 HCSL I/O 标准的输入引脚操作。
为了解决英特尔® Quartus® Prime 专业版软件版本 21.1 和 21.2 中的这一问题,将 R-Tile Avalon® 流传输英特尔® FPGA IP设置为 CML I/O 标准。根据《PCI Express 基本规范》和®《英特尔 Agilex 设备产品家族引脚连接指南》,驱动这些时钟引脚的参考时钟必须是 HCSL。
此问题从英特尔® Quartus® Prime Pro Edition 软件版本 21.3 开始修复。