文章 ID: 000075432 内容类型: 故障排除 上次审核日期: 2021 年 07 月 30 日

为什么我的 F-Tile 以太网英特尔® FPGA Hard IP设计示例 40GE-4 变型无法通过频率高于 805.664062MHz 的系统 PLL 频率的模拟?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 以太网
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime 专业版软件版本 21.2 出现问题,F-Tile 以太网英特尔® FPGA Hard IP设计示例 40GE-4 变体在使用频率高于 805.664062MHz 的系统 PLL 时将无法通过模拟。

    解决方法

    要解决此问题,选择 805.664062MHz 的系统 PLL 频率

     

    此问题从英特尔® Quartus® Prime Pro Edition 软件版本 21.3 开始修复。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA I 系列

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。