文章 ID: 000074898 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么我会看到Stratix IV GT 设备从接收器到FPGA内核接口,数据速率超过 10Gbps 的最低脉冲宽度计时违规?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    Timequest 将报告此时序违规® 并且是 Quartus 中一个问题造成的® 使用 II 软件版本 9.0 SP2 Stratix® IV GT 设备。

    这是一个软件问题,Stratix IV GT 设备在芯片中运行,您可以忽略这些时序违规。

    Stratix IV GX 设备不受影响。

    此问题计划在 Quartus II 软件的未来版本中解决。

    相关产品

    本文适用于 2 产品

    Stratix® IV FPGA
    Stratix® IV GT FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。