文章 ID: 000074772 内容类型: 产品信息和文件 上次审核日期: 2021 年 08 月 29 日

如何在 Stratix V 设备上使用四个专用 PCI Express nPERST* 引脚?

环境

  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在实施面向 PCI Express 的硬核 IP (HIP) 时,应该使用位于 Stratix® V 设备上的四个专用 PCI® Express nPERST* 引脚。

    每个 PCIe HIP 只能使用一个 nPERST 引脚。Stratix V 设备始终列出所有四个引脚,即使目标设备只有 1 或 2 个 PCIe HIP。下方列出这些引脚。

    nPERSTL0 = 左下角 PCIe HIP 和 CvP
    nPERSTL1 = 左上置 PCIe HIP(可用)
    nPERSTR0 = 右下角 PCIe HIP(如可用)
    nPERSTR1 = 右上方 PCIe HIP(如可用)

    为了获得最大兼容性,我们建议先使用左下角 PCIe HP,因为这是支持 CvP(通过协议配置 - 在 PCIe 链路上)的唯一位置。

    例如:使用左下角的 PCIe HIP 位置时,只需将 nPERST 从您的 PCIe 插槽直接连接到设备上的 nPERSTL0,相当于 IP 实例上的信号pcie_rstn。

    只要输入信号符合 LVTTL VIH/ZH 规范,并且只要它符合 Stratix V 设备的直流和开关特征 "Stratix 章节中关于 100% 操作的超排除规范,专用 nPERST 引脚便可由 3.3V 驱动,而无需电压级别转换器。

    相关产品

    本文适用于 3 产品

    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。