文章 ID: 000074630 内容类型: 错误讯息 上次审核日期: 2017 年 08 月 14 日

错误 (129041):输入端口数据凌动端口 ”<node_name>_component|sd1“ 的源代码必须由放置在常见 I/O 位置的凌动提供。</node_name>

环境

    英特尔® Quartus® Prime 标准版
    通用组件
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

当您使用带有以下设置的 ALTIOBUF 英特尔® FPGA IP时,您可能会在 英特尔® Quartus® Prime 软件中看到此错误消息:

  • 模块:作为输出缓冲区。
  • 配置:使用差分模式
  • 动态延迟链:启用输出缓冲区动态延迟链 1
解决方法

要解决此问题,在.qsf 文件中添加以下命令:

set_instance_assignment - name FAST_OUTPUT_REGISTER ON -to _component|sd1

相关产品

本文适用于 1 产品

Cyclone® V FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。