文章 ID: 000074159 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

不能模拟针对 ARRIA II GZ 和 Stratix IV GX 设备的 CPRI IP 核 VHDL 模型中的一些线速率的自动速率协商。

环境

    英特尔® Quartus® II 订阅版
BUILT IN - ARTICLE INTRO SECOND COMPONENT

关键问题

说明

如果您为 CPRI MegaCore 生成 VHDL 模拟模型 针对Arria II GZ 或 Stratix IV GX 设备的功能, 无法使用它来模拟两者之间的自动速率协商 CPRI 线路速率为 614.4 Mbps 和 1228.8 Mbps。

此问题影响所有 CPRI MegaCore 功能 VHDL 仿真 启用自动速率协商的模型,可实现Arria II GZ 或 Stratix IV GX 设备。

此问题仅影响模拟。

解决方法

此问题没有变通办法。要模拟自动速率协商 生成两个 CPRI 线路速率为 614.4 Mbps 和 1228.8 Mbps 并模拟 Verilog HDL 仿真模型。

此问题在 CPRI MegaCore 功能的版本 11.1 中修复。

相关产品

本文适用于 2 产品

Stratix® IV FPGA
Arria® II FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。