文章 ID: 000073982 内容类型: 故障排除 上次审核日期: 2020 年 09 月 04 日

为什么在启用将外围设备导出到FPGA时,HPS 时钟不会反映在交付文件中?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime 专业版软件(开始版本 19.4)有问题,Platform Designer 可能无法正确创建交付文件。

    在包括 英特尔 Agilex 7 设备的设计中以及在将外围设备导出到 FPGA® 结构时,则可以观察到此问题。

     

     

    解决方法

    要解决此问题,请转到 英特尔® Quartus® Platform Designer 工具以实例化 HPS IP 组件,并应用以下更改:

    1. 转到 Pin Mux 和外设 -- > Advanced --> 高级 IP 布局并添加 HPS IO,包括 HPS 时钟,单击 应用选择

                                                                                

    2. 转到 Pin Mux and Peripherals --> Advanced --> 高级FPGA放置并添加导出FPGA(例如,SPI Master),然后单击 应用选择

                                                                        

    3. 回到 Pin Mux 和 Peripherals --> Advanced --> 高级 IP 布局,然后再次单击 应用选择

                                                                                

    * 每次用户修改高级FPGA布局页面时,都必须完成上述步骤,以便创建正确的交付文件和进行外设操作。

    此问题从英特尔® Quartus® Prime Pro Edition 软件版本 21.1 开始修复。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。