文章 ID: 000073928 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

为什么英特尔® Stratix® 10 SoC 设备上的 HPS GPIO 仍可受到用户软件的控制,即使这些信号在设计中没有连接到设备引脚?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    HPS GPIO 在启动过程中由 HPS 软件配置,只要在 Platform Designer 系统中启用了 HPS GPIO。它们在由 FSBL 软件配置后处于活动状态,可由用户软件控制。 英特尔® Quartus® Prime 版软件如果在 Platform Designer 系统中启用了这些信号但未连接到设计中的设备引脚,应该会生成警告或错误。

    解决方法

    如果 Platform Designer 系统中启用了 HPS GPIO 信号但未连接到设计中的设备引脚,则未来英特尔 Quartus Prime 版软件的版本将生成错误/警告消息。

    相关产品

    本文适用于 1 产品

    英特尔® Stratix® 10 SX SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。