文章 ID: 000073855 内容类型: 故障排除 上次审核日期: 2021 年 10 月 25 日

当我使用由不同的 FPGA英特尔® Quartus® Prime 软件项目生成的相 2 比特流时,为什么英特尔® Stratix® 10 SX 设备上的 Linux/u-boot 配置会出现故障?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    由于英特尔® Quartus® Prime Pro Edition 软件版本 20.1 及更早版本出现问题,如果从不同的英特尔® Quartus® Prime 专业版软件项目生成第 1 阶段和阶段 2 比特流,作为 HPS 第一启动流程的一部分的 Linux/u-boot FPGA配置可能会出现故障,针对英特尔® Stratix® 10 SX 设备的设计。

    可能会看到以下错误:

    Stratix10 SoC FPGA管理器 soc:firmware:svc:FPGA-mgr:ERROR - 放弃 - SVC_STATUS_RECONFIG_ERROR

    Stratix10 SoC FPGA经理 soc:firmware:svc:FPGA-mgr:s10_ops_write没有释放所有的缓冲区

    fpga_manager FPGA0:在将图像数据写入FPGA时出错

    解决方法

    要在 英特尔® Quartus® Prime Pro Edition 软件 v19.1 中解决此问题:

    有一个补丁可用于修复英特尔® Quartus® Prime 专业版软件 v19.1 的此问题。下载 安装 以下 Patch 0.13:

    安装补丁后,请按照自述文件中的步骤操作。

    要在英特尔® Quartus® Prime Pro Edition 软件版本 19.2、19.3 和 19.4 中解决此问题:

    • 19.1-0.13 自述文件中记录的 INI 设置必须已到位

    要在英特尔® Quartus® Prime Pro Edition 软件 20.1 版和更高版本中解决此问题:

    • 必须将以下全局分配添加到.qsf设置文件
      • set_global_assignment - 名称INI_VARS"asm_constant_hpsio_hash = 开启"

    此问题计划在英特尔® Quartus® Prime 专业版软件的未来发行版中得到解决。

     

    相关产品

    本文适用于 2 产品

    英特尔® Stratix® 10 TX FPGA
    英特尔® Stratix® 10 SX SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。