JESD204B 英特尔® FPGA IP – 支持中心

欢迎访问 JESD204B 英特尔® FPGA IP 支持中心!

在这里,您可以了解到有关如何选择、设计和实施 JESD204B 链路的信息。同时,您还将获得关于如何创建系统和调试 JESD204B 链路的指南。本页面所整理的类别与 JESD204B 系统设计流程(从开始到结束)一一对应。

开启您的探索之旅!

访问以下页面,获取有关英特尔® Stratix® 10英特尔 Arria® 10英特尔 Cyclone® 10设备的支持资源。关于其他设备的支持资源,请访问以下链接进行搜索:文档培训课程视频和网络广播设计示例知识库

表 1 - JESD204B 英特尔® FPGA IP 性能
设备产品家族 PMA 速度等级 FPGA 结构速度等级 数据速率 链路时钟 FMAX (MHz)
启用硬 PCS (Gbps) 启用软 PCS (Gbps) 4
英特尔® Agilex™ (E-tile) 2 -2 不支持 2.0 to 17.4 data_rate/40
3 -2 不支持 2.0 to 17.4 data_rate/40
-3 不支持 2.0 to 16.0 data_rate/40
英特尔® Stratix® 10 (L-tile 和 H-tile) 1 1 2.0 to 12.0 2.0 to 16.06 data_rate/40
2 2.0 to 12.0 2.0 to 14.0 data_rate/40
2 1 2.0 to 9.83 2.0 to 16.06 data_rate/40
2 2.0 to 9.83 2.0 to 14.0 data_rate/40
3 1 2.0 to 9.83 2.0 to 16.06 data_rate/40
2 2.0 to 9.83 2.0 to 14.0 data_rate/40
3 2.0 to 9.83 2.0 to 13.0 data_rate/40
英特尔® Stratix® 10 (E-tile) 不支持 2.0 to 16.06 data_rate/40
不支持
2.0 to 14.0 data_rate/40
不支持 2.0 to 16.06 data_rate/40
不支持 2.0 to 14.0 data_rate/40
不支持 2.0 to 13.0 data_rate/40
英特尔® Arria® 10 1 1 2.0 to 12.0 2.0 to 15.0 6 5 data rate/40
2 1 2.0 to 12.0 2.0 to 15.0 6 5 data rate/40
2 2.0 to 9.83 2.0 to 15.0 6 5 data rate/40
3 1 2.0 to 12.0 2.0 to 14.2 6 7 data rate/40
2 2.0 to 9.83 2.0 to 14.2 6 8 data rate/40
4 3 2.0 to 8.83 2.0 to 12.59 data rate/40
英特尔® Cyclone® 10 GX <任何支持的速度等级> <任何支持的速度等级> 2.0 to 6.25 2.0 to 6.25 data rate/40

(4) 选择“启用软 PCS”,实现最大数据速率。对于 TX IP 内核,“启用软
PCS”可将资源利用率提升 3–8%。对于 RX IP 内核,“启用软
PCS”可将资源利用率提升 10–20%†。

(5) 在 15.0 Gbps 速度下使用软 PCS 模式时,时间余量非常有限。建议您启用高频滤波器工作、寄存器复制和寄存器重定时,以提高定时性能。
(6) 有关收发器速度等级和收发器电源工作条件下支持的最大数据速率,请参阅英特尔® Arria 10和英特尔® Stratix 10 设备数据表。
(7) 对于英特尔® Arria 10 GX 160、SX 160、GX 220 和 SX 220 设备,支持的数据速率高达 12.288 Gbps。
(8) 对于英特尔® Arria 10 GX 160、SX 160、GX 220 和 SX 220 设备,支持的数据速率为 11.0 Gbps。
(9) 对于英特尔® Arria 10 GX 160、SX 160、GX 220 和 SX 220 设备,支持的数据速率为 10.0 Gbps。

 

英特尔® Agilex™英特尔® Stratix® 10, 英特尔Cyclone® 10, 和英特尔Arria® 10 设备

  • JESD204B 英特尔® FPGA IP 用户指南 (HTML | PDF)
  • JESD204B 英特尔® Agilex™ FPGA IP 设计示例用户指南 (HTML | PDF)
  • JESD204B 英特尔® Stratix® 10 FPGA IP 设计示例用户指南 (HTML | PDF)
  • JESD204B 英特尔® Arria® 10 FPGA IP 设计示例用户指南 (HTML | PDF)
  • JESD204B 英特尔® Cyclone® 10 FPGA IP 设计示例用户指南 (HTML | PDF)

英特尔® Stratix® 10 设备

  • AN804: 借助英特尔® Stratix 10 JESD204B RX IP 内核实施同步 ADC 多链路设计(HTML | PDF)
  • AN804: 借助英特尔® Stratix 10 JESD204B RX IP 内核实施非同步 ADC 多链路设计(HTML | PDF)

英特尔® Arria® 10 设备

  • AN803: 借助英特尔® Arria 10 JESD204B RX IP 内核实施同步 ADC 多链路设计(HTML | PDF)
  • AN803: 借助英特尔® Arria 10 JESD204B RX IP 内核实施非同步 ADC 多链路设计(HTML | PDF)

 

 

英特尔® Stratix® 10 设备
  • AN 787: 英特尔® Stratix 10 散热建模和管理(HTML | PDF)

英特尔® Stratix® 10、英特尔® Cyclone® 10 和英特尔® Arria® 10 设备

  • AN 692: 关于英特尔® Cyclone® 10 GX、英特尔® Arria® 10 和英特尔® Stratix® 10 设备的上电顺序注意事项(HTML | PDF)

英特尔® Stratix® 10 设备

  • AN 823: 英特尔® FPGA JESD204B IP 内核和英特尔® Stratix® 10 设备的 ADI AD9625 硬件检查报告(HTML | PDF)
  • AN 832: 英特尔® FPGA JESD204B IP 内核和英特尔® Stratix® 10 设备的 ADI AD9208 硬件检查报告(HTML | PDF)

英特尔® Arria® 10 设备

  • AN 710: Altera JESD204B MegaCore 功能和 ADI AD9680 硬件检查报告(HTML | PDF)
  • AN 712: Altera JESD204B MegaCore 功能和 ADI AD9625 硬件检查报告(HTML | PDF)
  • AN 749: Altera JESD204B IP内核和 ADI AD9144 硬件检查报告 (HTML | PDF)
  • AN 753: Altera JESD204B IP 内核和 ADI AD6676 硬件检查报告(HTML | PDF)
  • AN 779: Altera JESD204B IP 内核和 ADI AD9691 硬件检查报告(HTML | PDF)
  • AN 785: Altera JESD204B IP 内核和 ADI AD9162 硬件检查报告(HTML | PDF)
  • AN 792: 英特尔® FPGA JESD204B IP 内核和 ADI AD9371 硬件检查报告(HTML | PDF)
  • AN 810: 英特尔® FPGA JESD204B IP 内核和 ADI AD9208 硬件检查报告(HTML | PDF)

 

 

英特尔® Stratix® 10 设备

  • AN 833: 英特尔® Stratix 10 GX 16 通道 RX JESD204B-ADC12DJ3200 互操作性参考设计(HTML | PDF)

英特尔® Arria® 10 设备

 

标题 类型 描述 

JESD204B MegaCore IP 概述

在线

该在线课程将提供 JESD204B MegaCore® IP 的整体概述。为了确保您理解课程中使用的所有术语和概念,我们首先讨论 JESD204B 接口规范的相关部分。接下来,介绍 JESD204B MegaCore IP 的一些重要功能。最后,通过系统的数据流用于描述内核的功能细节。

标题 描述
使用 JESD204B IP 的 ADI 9144 Arria® 10 接口

了解英特尔® Arria 10 FPGA 上的英特尔 JESD204B IP 内核与 ADI 公司的 AD9144 转换器的互操作性。

如何在 Stratix® V FPGA 上将 ADI AD9680 与 Altera® JESD204B IP 内核互操作

获取关于如何设置硬件、配置模数转换器和配置 JESD204B 英特尔 FPGA IP 内核的分步指南。

如何在 Stratix V 上将 ADI AD9680 与 Altera JESD204B IP 互操作

获取关于如何设置硬件、配置模数转换器和配置 JESD204B 英特尔 FPGA IP 内核的分步指南。

如何在 Stratix V FPGA 上将 TI DAC37J84 与 Altera JESD204B MegaCore 互操作

了解 Stratix® V FPGA 上的 JESD204B 英特尔 FPGA IP 内核与德州仪器公司的 DAC37J84 转换器的互操作性。

JESD204B 英特尔 FPGA IP 快速启动视频

了解 JESD204B 标准和 JESD204B 英特尔 FPGA IP 解决方案,以及如何轻松创建适用于硬件的设计示例。

JESD204B 英特尔 FPGA IP 演示

了解 Arria V FPGA 上的 JESD204B 英特尔 FPGA IP 内核与德州仪器公司的 DAC37J84 转换器的互操作性。

JESD204B 英特尔 FPGA IP 快速入门视频

了解 JESD204B 标准和 JESD204B 英特尔 FPGA IP 解决方案。此外,了解如何轻松创建适用于硬件的设计示例。

其他技术