Intel® Agilex™ 硬核处理器系统组件参考手册

ID 683581
日期 9/30/2019
Public
文档目录

1. Intel® Agilex™ 硬核处理器系统组件简介

所作的更新针对于:
Intel® Quartus® Prime设计套件 19.2
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。
硬核处理器系统(HPS)组件是一个封装器,将设计中的逻辑与如下部分进行对接:
  • HPS硬逻辑
  • 仿真模型
  • 总线功能模块(BFM)
  • 软件切换文件
HPS组件例化设计中的HPS硬逻辑并使能其他软组件以与HPS硬逻辑对接。HPS组件在FPGA架构中占用面积小,因为该组件仅用于实现HPS中软逻辑与硬逻辑的连接。

在软逻辑连接到HPS后,可使用Platform Designer确保:

  • 交互操作性,通过对 AXI* 应用 Avalon® 存储器映射( Avalon® -MM)接口
  • 处理数据宽度不匹配和时钟域传输跨接

可将您的 Intel® ,客户或第三方FPGA核IP连接到HPS,而无需创建集成逻辑。本参考手册详细介绍了该组件中出现并由选项配置的各接口。

有关HPS系统体系结构和特性的更多信息,请参阅 Intel® Agilex™ 硬核处理器系统技术参考手册中的“硬核处理器简介”章节。