基本要素

状态
Launched
发行日期
Q2'19

资源

逻辑元素 (LE)
2208075
自适应逻辑模块 (ALM)
748500
自适应逻辑模块 (ALM) 寄存器
2994000
结构和 I/O 相锁环路 (PLL)
28
最大嵌入式内存
235 Mb
数字信号处理 (DSP) 区块
6250
数字信号处理 (DSP) 格式
Fixed Point (hard IP), Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
硬处理器系统 (HPS)
Quad-core 64 bit Arm* Cortex*-A53
硬加密模块
0
硬内存控制器
外部内存接口 (EMIF)
DDR4, QDR IV

I/O 规格

最大用户 I/O 数量
624
I/O 标准支持
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
最大 LVDS 对
312
最多不归零 (NRZ) 收发器
24
最大不归零 (NRZ) 数据速率
28.9 Gbps
最多脉冲幅度调制 (PAM4) 收发器
12
最大脉冲幅度调制 (PAM4) 数据传输速率
57.8 Gbps
收发器协议硬 IP
PCIe Gen4, 10/25/100G Ethernet

先进技术

超级注册
FPGA 比特流安全

封装规格

封装选项
R2581A

补充信息

其他信息 URL