Stratix® V FPGA 特性

英特尔的 28 纳米 Stratix® V FPGA 在高端应用中实现了高带宽、高系统集成度,不但非常灵活,而且降低了成本和总功耗。

架构

特性概述

特性 Stratix® V E FPGA Stratix® V GS FPGA Stratix® V GX FPGA
高性能自适应逻辑模块 (ALM) 359,200 262,400 359,200
精度可调 DSP 模块 (18x18) 704 3,926 798
M20K 内存模块 2,640 2,567 2,660
外部内存接口 x x x
部分重新配置 x x x
部分锁相环 (PLL) x x x
设计安全 x x x
减小单粒子翻转 (SEU) x x x
PCI Express* Gen3、Gen2、Gen1 硬核 IP 模块   最多 2 个 最多 4 个
嵌入式硬核 IP 模块   x x
收发器(收发器通道的数据速率/数量)   14.1 Gbps / 48 14.1 Gbps / 66

Stratix® V FPGA 家族包括以下器件变体:

  • 具有收发器的 Stratix® V GX FPGA:集成多达 66 个全双工 14.1 Gbps 收发器和多达 6 个支持 933 MHz 的 72 位 DIMM DDR3 内存接口
  • 具有增强型数字信号处理 (DSP) 功能和收发器的 Stratix® V GS FPGA:集成多达 3,926 个 18x18 高性能精度可调乘法器,48 个全双工 14.1 Gbps 收发器和多达 6 个支持 933 MHz 的 72 位 DIMM DDR3 内存接口
  • Stratix® V E FPGA:具有多达 95 万个逻辑元件 (LE)、52 Mb RAM、704 个 18x18 高性能精度可调乘法器和 840 个 I/O

Stratix® V FPGA 参考链接