仅对英特尔可见 — GUID: joc1433527111814
Ixiasoft
1.1. Intel® Stratix® 10器件系列
1.2. Intel® Stratix® 10 FPGA和SoC中的创新
1.3. FPGA和SoC特性汇总
1.4. Intel® Stratix® 10结构图
1.5. Intel® Stratix® 10 FPGA和SoC系列规划
1.6. HyperFlex内核体系结构
1.7. 异构3D SiP收发器Tile
1.8. Intel® Stratix® 10收发器
1.9. PCI Express Gen1/Gen2/Gen3硬核IP
1.10. Interlaken PCS硬核IP
1.11. 10G以太网硬核IP
1.12. 外部存储器和通用I/O
1.13. 自适应逻辑模块(ALM)
1.14. 内核时钟
1.15. 小数分频综合PLL和I/O PLL
1.16. 内部嵌入式存储器
1.17. 精度可调DSP模块
1.18. 硬核处理器系统(HPS)
1.19. 电源管理
1.20. 器件配置和安全器件管理器(SDM)
1.21. 器件安全
1.22. 使用PCI Express的通过协议配置
1.23. 部分和动态重配置
1.24. 快进编译(Fast Forward Compile)
1.25. 单粒子翻转(SEU)检错和纠错
1.26. Intel® Stratix® 10 GX/SX器件概述的文档修订历史
仅对英特尔可见 — GUID: joc1433527111814
Ixiasoft
1.24. 快进编译(Fast Forward Compile)
Intel® Quartus® Prime软件中这一创新的Fast Forward Compile功能能够发现您设计中的性能瓶颈,并提供详细逐步的性能提高建议。Compiler报告通过采用这些建议评估可以实现的最大操作频率。作为新的Hyper-Aware设计流程的一部分,Fast Forward Compile使您能够最大限度地提高 Intel® Stratix® 10设计的性能,并实现快速时序收敛。
以前,这类优化需要进行多个耗时的设计迭代,包括重新运行完整的设计编译来确定变更的效果。Fast Forward Compile使您能够更好地专注于您的开发方向,以及如何提高设计性能和吞吐量。这种技术大大减少了在性能探索方面的猜测,从而减少了设计迭代,其 Intel® Stratix® 10设计的内核性能也提升了2倍。
本页面上的信息是否对您有用?
反馈消息
剩余字符数: