仅对英特尔可见 — GUID: nik1410564770239
Ixiasoft
10.5.1. ebfm_barwr规程
10.5.2. ebfm_barwr_imm处理过程
10.5.3. ebfm_barrd_wait处理过程
10.5.4. ebfm_barrd_nowt处理过程
10.5.5. ebfm_cfgwr_imm_wait处理过程
10.5.6. ebfm_cfgwr_imm_nowt处理过程
10.5.7. ebfm_cfgrd_wait处理过程
10.5.8. ebfm_cfgrd_nowt处理过程
10.5.9. BFM配置处理过程
10.5.10. BFM共享存储器访问处理过程
10.5.11. BFM日志和消息处理过程
10.5.12. Verilog HDL格式化函数
仅对英特尔可见 — GUID: nik1410564770239
Ixiasoft
1.4. 器件系列支持
以下术语定义 Intel® FPGA IP核的器件支持级别:
- Advance support(先行支持)—IP核可用于此器件系列的仿真和编译。时序模型包括基于早期布局后信息的延迟初始工程评估。随着硅晶测试不断改进实际芯片与时序模型之间的相关性,时序模型也会随之改变。可以将此IP核用于系统体系结构和资源利用率研究,仿真,管脚说明(pinout),系统延迟评估,基本时序测评(流水线预算)和I/O传输策略(数据路径宽度,突发深度,I/O标准折衷(I/O standards tradeoffs))。
- Preliminary support(初步支持)—IP核已通过该器件系列的初步时序模型进行验证。 IP核满足所有功能要求,但仍可能处于对该器件系列的时序分析中。可在成品设计中对其谨慎使用。
- Final support(最终支持)—IP核已通过此器件系列的最终时序模型的验证。IP核满足器件系列的所有功能和时序要求,可用于成品设计。
器件系列 |
支持等级 |
---|---|
Intel® Stratix® 10 |
最终支持 |
其他器件系列 |
不支持。 请参考Intel网站中的 Intel PCI Express Solutions网页了解有关其他器件系列的支持信息。 |