Intel® Quartus® Prime Standard Edition用户指南: 调试工具

ID 683552
日期 9/24/2018
Public
文档目录

8.2.2. In-System Sources and Probes IP Core参数

使用模板实例化设计中的变体文件。
表 70.  In-System Sources and Probes IP端口信息
端口名称 是否需要? 方向 备注
probe[] No Input 设计的输出。
source_clk No Input 源数据被同步写入到此时钟中。如果开启参数编辑器中的Advanced Options框中的Source Clock,那么需要此输入。
source_ena No Input source_clk的时钟使能信号。如果在参数编辑器中的Advanced Options框中指定了此输入,那么需要此输入。
source[] No Output 用于驱动用户设计的输入。

如果器件具有可用资源,那么设计中最多可以包含128个in-system sources and probes IP core的实例。IP core的每个实例使用每个信号一对寄存器,以达到IP core中最宽端口的宽度。此外,还有一些固定的开销逻辑(overhead logic)可满足IP core实例与JTAG控制器之间的通信。您还可以为每个源端口指定另外一对寄存器,以进行同步。

使用 Intel® Quartus® Prime增量编译功能可以减少编译时间。增量编译使您能够将设计组织到逻辑分区中。在设计的重新编译期间,增量编译保留未变更分区的编译结果和性能,并通过仅编译修改的设计分区来并减少设计迭代时间。