2017年11月6日 |
17.1.0 |
- 将OpenCore Plus更改为 Intel® FPGA IP Evaluation Mode。
- 将Qsys更改为Platform Designer (Standard)(Standard)
|
2016年5月3日 |
16.0.0 |
添加关于开发套件选择的信息。 |
2015年11月2日 |
15.1.0 |
将Quartus II更改为 Intel® Quartus® Prime 。 |
2015年5月4日 |
15.0.0 |
删除了对Early Timing Estimate功能的支持。 |
2014年6月30日 |
14.0.0 |
更新了文档模板。 |
2013年11月 |
13.1.0 |
删除了HardCopy器件信息。 |
2012年11月 |
12.1.0 |
针对管脚规划功能更改的更新。 |
2012年6月 |
12.0.0 |
编辑更新。 |
2011年11月 |
11.0.1 |
文档模板更新。 |
2011年5月 |
11.0.0 |
- 在第1-2页的“创建设计规范”中添加了使用Qsys进行System Design的链接。
- 更新了第1-8页中“同步切换噪声分析”的内容。
- 更新了第1-10页中“规划片上调试工具”的内容。
- 删除了第1-15页“规划器件分区和平面布局位置”中的信息。
|
2010年12月 |
10.1.0 |
- 更换为新文档模板。
- 更新了第1-3页中的“系统设计和标准接口”的内容以包含关于Qsys系统集成工具的信息。
- 在第1-2页的“器件选择”中为Product Selector添加了链接。
- 将第1-10页的“规划片上调试选项”中的信息转换为表格形式(表1-1)
- 在第1-14页的“增量编译设计分区“中简化了使用增量编译的说明。
- 在第1-14页的“无设计分区的平面编译流程”中添加了关于Rapid Recompile选项的信息。
- 在第1-16页的“快速综合和早期时序估算”中删除了详细信息并链接到 Intel® Quartus® Prime Help
|
2010年7月 |
10.0.0 |
- 在第1-3页新添加了“系统设计”部分
- 从第1-10页的“规划片上调试选项”中删除了关于调试工具的详细信息,请参阅其他手册章节获得更多信息。
- 在第1-14页的“通过设计分区进行增量编译”中更新了有关建议的设计流程的信息,并删除了“单工程与多工程增量编译流程”标题
- 将“规划设计分区”部分与“创建设计平面布局”部分进行合并。将第1-15页上的标题更改为”规划设计分区和平面布局位置分配”
- 删除了“创建设计平面布局”部分
- 删除了“参考文档”部分。
- 整章节中的细小更新。
|
2009年11月 |
9.1.0 |
- 在第1-2页为“创建设计规范”部分添加了详细信息。
- 在第1-2页为“知识产权部分”添加了详细信息。
- 更新了第1-3页“器件选择”中的信息。
- 对第1-4页中的“器件迁移规划”添加了参考内容。
- 删除了第1-4页“规划器件编程或配置”中的信息。
- 为第1-5页中的“早期功率估算”部分添加了详细信息。
- 更新了第1-6页上“早期管脚规划和I/O分析”的信息。
- 更新了第1-8页中“创建用于I/O分析的顶层设计文件”的信息。
- 新添加了“同步切换噪声分析”部分
- 更新了第1-9页“综合工具”中的信息。
- 更新了第1-9页“仿真工具”中的信息。
- 更新了第1-10页中“规划片上调试选项”的信息
- 新添加了“管理亚稳定性”部分
- 将主标题“自上而下与自下而上增量流”更改为“单个工程与多工程增量流”
- 更新了第1-18页“创建设计平面规划”中的信息。
- 从第1-18页的“快速综合和早期时序估算”中删除了详细信息
|
2009年3月 |
9.0.0 |
|
2008年11月 |
8.1.0 |
- 更改为“8-1/2 x 11”页面尺寸。文档内容无变化。
|
2008年5月 |
8.0.0 |
- 文档组织结构变更
- 添加了“创建设计规范”部分
- 在第3卷的“在系统调试”部分中添加了新详细信息的参考内容
- 为“设计时间和HDL编码样式”部分添加了更多详细信息
- 为“增量编译和平面布局分配的最佳实践”新章节添加了参考内容
- 为 Intel® Quartus® Prime语言模板添加参考内容
|