英特尔® Agilex™ 7 FPGA和SoC器件概述

ID 683458
日期 1/10/2023
Public
文档目录

7. 英特尔 Agilex 7 FPGA和SoC中的内核时钟网络

英特尔 Agilex 7 FPGA和SoC使用可编程的时钟树综合来实现其内核时钟功能。

可编程的时钟树综合使用专用时钟树布线和开关电路。这些专用的电路使英特尔 Quartus Prime软件能够创建您设计所要求的确切时钟树。

使用可编程时钟树综合的优点:

  • 最小化时钟树插入延迟
  • 降低时钟树中的动态功耗
  • 支持内核中时钟的更大灵活性
  • 保持与传统的全局和区域时钟方案的向后兼容性

英特尔 Agilex 7 FPGA和SoC内核时钟网络的特性:

  • 支持第二代英特尔 Hyperflex 内核架构
  • 支持硬核存储控制器31 用于:
    • DDR4—最高达到3,200 Mbps 以四分之一速率传输到内核
    • DDR5—最高达到 5,600 Mbps
    • LPDDR5—高达 5,500 Mbps
  • 由专用时钟输入管脚和整数I/O PLL支持
31 每个 英特尔 Agilex 7 FPGA系列具有不同的硬存储控制器支持。有关详细信息,请参阅相关信息。