1.3. 器件系列支持
IP核为Intel FPGA器件系列提供下列支持。
| 器件系列 | 支持 | 最小速度等级 | |
|---|---|---|---|
| 具备1588功能 | 不具备1588功能 | ||
| Stratix® 10 | 初步 | — | -I3,-C3 |
| Arria® 10 | 初步 | -I2,-E2 | -I3,-E3 |
| Stratix® V | 最终 | -I3,-C3 | -I4,-C4 |
| Arria® V | 最终 | -I3,-C3 | -I4,-C4 |
下列表格罗列了可能的配置及其所支持的器件:
| 配置 | Arria V | Arria 10 | Stratix V | Stratix® 10 |
|---|---|---|---|---|
| 采用10GBASE-R PHY的10G MAC | Arria® V GZ | — | 支持 | — |
| 采用10GBASE-R PHY和IEEE 1588v2的10G MAC | Arria® V GZ | — | 支持 | — |
| 采用 Arria® 10 Transceiver Native PHY预设的10G MAC:10GBASE-R、10GBASE-R低延迟、10GBASE-R寄存器模式和10GBASE-R w/KR-FEC | — | 支持 | — | — |
| 采用 Stratix® 10 Transceiver Native PHY预设的10G MAC:10GBASE-R | — | — | — | 支持 |
| 采用1G/2.5G/10G多倍速以太网PHY的1G/2.5G/10G MAC | — | 支持 | — | — |
| 采用1G/2.5G/5G/10G(USXGMII)多倍速以太网PHY连接外部NBASE-T PHY的1G/2.5G/5G/10G (USXGMII) MAC | — | 支持 | — | — |
| 采用1G/2.5G多倍速以太网PHY的1G/2.5G MAC | Arria® V GX/GT/SX/ST | 支持 | — | — |
| 采用2.5G多倍速以太网PHY的1G/2.5G MAC | ||||
| 10M/100M/1G/10G MAC | Arria® V GZ | 支持 | 支持 | — |
| 采用IEEE 1588v2的10M/100M/1G/10G MAC | Arria® V GZ | 支持 | 支持 | — |
| 采用背板以太网10GBASE-KR PHY的10M/100M/1G/10G MAC | Arria® V GZ | 支持 | 支持 | — |
| 采用1G/10GbE PHY IP核和IEEE 1588v2的10M/100M/1G/10G MAC | Arria® V GZ | 支持 | 支持 | — |