Intel® Cyclone® 10 GX器件系列管脚连接指南
下载 PDF
ID
683417
日期
11/06/2017
Public
仅对英特尔可见 — GUID: mka1485915389081
Ixiasoft
参考管脚
注: Intel® 建议您创建一个 Intel® Quartus® Prime设计,输入器件I/O约束并编译设计。 Intel® Quartus® Prime软件将会根据I/O约束和布局规则检查您的管脚连接性。根据器件密度、封装、I/O约束、电压分配和本文档或器件手册未详细说明的其它因素,这些规则因不同的器件会有所不同。
管脚名称 | 管脚功能 | 管脚说明 | 连接指南 |
---|---|---|---|
RZQ_[#] | I/O | I/O bank的参考管脚。RZQ管脚与它们所位于的I/O bank共享同一VCCIO。将外部精密电阻连接到bank内指定的管脚。如果不需要,该管脚是普通I/O管脚。 | 使用OCT时,通过240-Ω或100-Ω电阻将这些管脚连接到GND,取决于所需的OCT阻抗。有关所需OCT方案的OCT阻抗选项,请参阅 Intel® Cyclone® 10 GX器件手册。 |
DNU | 不能使用 | 不能使用(DNU)。 | 请勿连接电源、GND或任何其它信号。这些管脚必须悬空。 |
NC | 无连接 | 不要驱动信号到这些管脚。 | 在设计器件移植时,可以选择将这些管脚连接到电源、GND或者信号走线,这取决于选择进行移植的器件的管脚约束。 不过,如果不需要考虑器件移植,则可以悬空这些管脚。 |